文章 ID: 000092940 内容类型: 故障排除 上次审核日期: 2023 年 10 月 11 日

为什么在设备的 F-Tile 上使用 Serial Lite IV 设计示例运行硬件测试时会发生Intel Agilex®故障?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime Pro Edition 软件 22.4 及更早版本存在问题,Intel Agilex®设备 F-Tile 上的 Serial Lite IV 硬件示例设计的 .qsf 文件中缺少HSSI_PARAMETER分配。因此,硬件测试可能在外部环回模式下失败。


    解决方法

    若要在 Prime Pro Edition 软件版本 22.4 及更早版本中变通解决此问题英特尔® Quartus®用户需要在 .qsf 文件中手动 添加 HSSI_PARAMETER赋 值,以设置以下值:

    txeq_main_tap、txeq_pre_tap_1、txeq_pre_tap_2、txeq_post_tap_1、rx_ac_couple_enable rx_onchip_termination

    有关赋值和示例,请参阅 F-tile 架构以及 PMA 和 FEC 直接 PHY IP 用户指南

    此问题已在英特尔® Quartus® Prime 专业版软件版本 23.1 中得到解决。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA I 系列

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。