文章 ID: 000092785 内容类型: 错误讯息 上次审核日期: 2023 年 08 月 08 日

内部错误:子系统:FPP,文件:/quartus/periph/fpp/fpp_design.cpp,行:264

环境

    英特尔® Quartus® Prime Pro Edition
    LVDS SERDES 英特尔® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于英特尔® Quartus® Prime Pro Edition 软件 22.3 及更早版本存在一个问题,在启用“使用外部 PLL”选项的情况下编译 LVDS SERDES 英特尔® FPGA IP时,您可能会看到此内部错误。将另一个 IOPLL 英特尔® FPGA IP级联到外部 PLL 时会发生此错误。

外部 PLL 无法从另一个 PLL 级联,因为抖动太高。

解决方法

为避免此错误, 请确保 LVDS SERDES 英特尔® FPGA IP 的外部 PLL 未从另一个 PLL 级联。

从英特尔® Quartus® Prime 专业版软件版本 22.4 开始,此问题已修复,并生成错误消息。

相关产品

本文适用于 1 产品

英特尔® 可编程设备

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。