文章 ID: 000092330 内容类型: 连接 上次审核日期: 2022 年 11 月 30 日

如何使用 FPGA I/O 引脚将具有 GMII 接口的 英特尔® Arria® 10 HPS EMAC 连接到外部 PHY?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 三速以太网英特尔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在 HPS 引脚受限的设计中,EMAC 信号可通过FPGA结构默认作为 GMII 接口路由,并通过软适配器逻辑适应 SGMII 模式。

    解决方法

    英特尔® HPS GMII 至 TSE 1000BASE-X/SGMII PCS 桥接是FPGA结构中的软 IP 核,提供将 HPS 的 EMAC GMII/MII 连接到Altera 1000BASE-X/SGMII PCS 内核,以实现 SGMII 接口的逻辑。

    此外,英特尔®还为此应用提供了参考设计;请参阅 A10 SGMII 参考设计 - 用户手册,并从链接下载参考设计项目https://releases.rocketboards.org/

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。