文章 ID: 000092271 内容类型: 连接 上次审核日期: 2023 年 06 月 01 日

为什么低延迟以太网 10G MAC 英特尔® Stratix® 10 FPGA IP 在使用 linux-socfPGA 5.15.x 和您-boot-socfPGA v2022.01 之后再使用 10Gbe 英特尔 Stratix 10 SoC 设计示例时无法接收以太网数据包?

环境

  • 英特尔® Quartus® Prime 设计软件
  • 英特尔® FPGA IP 低延迟 10-Gbps 以太网 MAC 和 PHY 功能 IP-10GEUMAC
  • u-boot-socfpga v2022.01

    Other Linux family*

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 uboot-socfPGA v2022.01 和 英特尔 Stratix 10 SoC 设计示例 10Gbe 的兼容性问题,低延迟以太网 10G MAC 英特尔® Stratix® 10 FPGA IP 在使用 linux-socfPGA 5.15.x 内核时可能无法接收以太网数据包。

    在从 Linux 外壳调用 ifconfig 命令时,观察到错误正在查看 Rx errors 计数器。这一问题还可能会影响针对英特尔 Agilex®设备的设计,以便通过 FPGA 到 HPS 桥从FPGA访问。

    解决方法

    这个问题已经针对 u-boot-socfPGA 2022.01 和 2022.04 分支解决了

    • 确保您拥有 u-boot-socfPGA 2022.01/ 2022.04 分支的最新补丁
    • 相关承诺
      • 2022.01 - https://github.com/altera-opensource/u-boot-socfpga/commit/2544e805ea2b6e87a9261d51bb4fce10d78d1c2f
      • 2022.04 - https://github.com/altera-opensource/u-boot-socfpga/commit/fcf317324c5a9118a0d6d261f5a657a78ec31fa0

    有关最新的硬件或软件版本兼容性信息,请参阅 Rocketboards.org 上的英特尔 Stratix 10 SoC 设计示例用户手册

    注:当前的分辨率可能会出现以下问题: 如何在 英特尔® Stratix® 10 SX 设备上启用 ECC 时配置 FPGA 到 SDRAM 接口?

    相关产品

    本文适用于 3 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA
    英特尔® Stratix® 10 FPGA 和 SoC FPGA
    英特尔® Stratix® 开发套件

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。