文章 ID: 000092145 内容类型: 故障排除 上次审核日期: 2022 年 12 月 07 日

为什么 FIR II 英特尔® FPGA IP无法在英特尔® Quartus® Prime Pro Edition 软件版本 22.1 中生成?

环境

    英特尔® Quartus® Prime Pro Edition
    FIR II 英特尔® FPGA IP

Windows® 10 family

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

在升级到英特尔® Quartus® Prime Pro Edition 软件版本 22.1 时,FIR II 英特尔® FPGA IP生成多个Avalon流参数。

 

错误:ip_firII.fir_compiler_ii_0:一个未知错误

错误:ip_firII.fir_compiler_ii_0:输出位宽度应大于 1

错误:ip_firII.fir_compiler_ii_0:细化后端口ast_sink_data未完全定义

错误:ip_firII.fir_compiler_ii_0:细化后未完全定义端口ast_source_data

错误:ip_firII.fir_compiler_ii_0.avalon_streaming_sink:数据宽度 (-1) 必须是 bitsPerSymbol 的多个 (8)

错误:ip_firII.fir_compiler_ii_0.avalon_streaming_sink:类型数据的信号ast_sink_data[-1] 必须具有宽度 [1-8192]

错误:ip_firII.fir_compiler_ii_0.avalon_streaming_source:类型数据的信号ast_source_data[-1] 必须具有宽度 [1-8192]

错误:ip_firII.fir_compiler_ii_0.avalon_streaming_source:“每块符号的数据位”(dataBitsPerSymbol) 0 超出范围:1-131072

 

这些错误仅在 Windows* 中出现。

解决方法

要在使用 英特尔® Quartus® FIR II 英特尔® FPGA IP版本 22.1 时解决此问题,安装补丁 0.16

相关产品

本文适用于 10 产品

Arria® II FPGA
Arria® V FPGA 和 SoC FPGA
英特尔® Arria® 10 FPGA 和 SoC FPGA
Cyclone® IV FPGA
Cyclone® V FPGA 和 SoC FPGA
英特尔® Cyclone® 10 FPGA
英特尔® MAX® 10 FPGA
英特尔® Stratix® 10 FPGA 和 SoC FPGA
Stratix® IV FPGA
Stratix® V FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。