文章 ID: 000091368 内容类型: 勘误 上次审核日期: 2023 年 02 月 16 日

更改 F-Tile Serial Lite IV 英特尔® FPGA IP系统控制台设计示例的环回模式后,为什么出现间歇性链接问题?

环境

    英特尔® Quartus® Prime Pro Edition
    接口
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于英特尔® Quartus® Prime 专业版软件版本 22.2 出现问题,在以 1Gbps 数据速率运行时,更改 F-Tile Serial Lite IV 英特尔® FPGA IP系统控制台设计示例中的环回模式后,您可能会看到间歇性的链接问题。

 

 

解决方法

要解决英特尔® Quartus® Prime Pro Edition 软件版本 22.2 中的这一问题,生成 F-Tile Serial Lite IV 硬件测试设计示例,并在ed_hwtest/system_console/sliv_ftile.tcl 文件“10000 后”插入第 225 行。   

示例sliv_ftile.tcl 在修复第 224 至 226 行之后:
...
sys_reset
10000 后
}

...

这个问题从英特尔® Quartus® Prime Pro Edition 软件版本 22.3 开始修复。

 

相关产品

本文适用于 1 产品

英特尔® Agilex™ 7 FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。