文章 ID: 000090520 内容类型: 错误讯息 上次审核日期: 2023 年 03 月 13 日

为什么在采用 F-Tile SDI II 英特尔® FPGA IP TX 和 RX 单工模式,以及放置在与 英特尔 Agilex® 7 设备相同的通道中,编译过程会失败?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 接口
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 专业版软件版本 22.1 出现问题,F-Tile SDI II 英特尔® FPGA IP在编译过程中出现故障,需要将 TX 和 RX 单工模式合并在同一通道中,在逻辑生成阶段出现以下错误消息:

    • Error (21842):无法生成支持逻辑,因为设计中使用的 IP 组件具有冲突设置
    • 错误:设计无法编程到可用的 F-Tile 上,因为特定的位置限制相互冲突,或者因为设计需要比当前设备上可用的资源更多
    • 错误:Quartus Prime 逻辑生成工具失败。22 次错误,0 个警告
    • 错误 (21794):Quartus Prime 完整编译失败。24 次错误,2 个警告

    这个问题是由于 英特尔® Quartus®在多速率模式下,无法将单个 SDI II TX 配置文件与 SDI II RX 的多个配置文件进行合并。

    解决方法

    要解决在单工模式下使用 TX 和 RX 的问题,必须将 TX 和 RX 通道分离到两个不同的通道中,以在逻辑生成阶段通过编译。

    此问题计划在英特尔® Quartus® Prime Pro Edition 软件的未来发行版中修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。