文章 ID: 000090027 内容类型: 产品信息和文件 上次审核日期: 2023 年 08 月 23 日

在 Cyclone® V SoC 上禁用自动流控的情况下,同一引脚上同时使用 UART0 和 I2C1 时,为何会在 U-boot 中看到 RTS 和 CTS 信号?

环境

    英特尔® Quartus® Prime 设计软件
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

在 Cyclone® V SoC 上使用 UART0 和 I2C1 时,在使用 I2C 读取或写入时,您可能会发现 msr.dcts 寄存器值在 U-boot 中发生了变化,Platform Designer 系统中禁用了自动流量控制。

解决方法

可以放心地忽略 msr.dcts 寄存器值的更改。

相关产品

本文适用于 2 产品

Cyclone® V FPGA 和 SoC FPGA
Cyclone® V 开发套件

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。