文章 ID: 000089359 内容类型: 勘误 上次审核日期: 2023 年 01 月 03 日

为什么“256 位”是适用于 PCI Express* 的 L-tile 和 H-tile Avalon®内存映射英特尔® FPGA IP的“应用程序接口宽度”参数的唯一选项

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 适用于 PCI Express* 的 Avalon-MM 英特尔® Stratix® 10 硬核 IP
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    从英特尔® Quartus® Prime 专业版软件版本 21.4 开始,面向 PCI Express* 的 L-tile 和 H-tile Avalon®内存映射英特尔® FPGA IP的“应用程序接口宽度”参数的“64 位”选项不再可用。

    解决方法

    要将 PCI Express* 实例的 L-tile 和 H-tile Avalon®内存映射英特尔® FPGA IP从“64 位”“应用接口宽度”配置迁移到“256 位”“”应用接口宽度“配置。

    • 打开 Platform Designer 系统,其中实例化了面向 PCI Express* 的 L-tile 和 H-tile Avalon®内存映射英特尔® FPGA IP。
    • “系统设置”选项卡 作出以下更改:
      • “应用程序接口宽度”参数设置“256 位”。
      • 仅使用“256 位”接口将“硬 IP 模式”参数设置相同的配置
    • “Avalon-MM 设置” 选项卡作出以下更改:
      • “Avalon-MM 地址宽度”设置“64 位”。
      • 如果“启用具有单个字节访问 (TXS) 的非突发Avalon-MM 从接口”参数设置为“开启”则调整 “可访问 PCIe 内存空间 (TXS) 的地址宽度”,以适应系统的新地址范围。
    • 转到“系统”菜单,然后选择“分配基本地址”选项。Platform Designer 将重新排列系统地址映射,以适应这些更改。
    • 保存 Platform Designer 系统。
    • 重新生成 Platform Designer 系统。

     

     

    相关产品

    本文适用于 4 产品

    英特尔® Stratix® 10 GX FPGA
    英特尔® Stratix® 10 MX FPGA
    英特尔® Stratix® 10 SX SoC FPGA
    英特尔® Stratix® 10 TX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。