文章 ID: 000088867 内容类型: 勘误 上次审核日期: 2023 年 02 月 16 日

为什么启用了 PTP 的 F-Tile 以太网英特尔® FPGA Hard IP,而 FHT PMA 类型又不能在硬件上表明o_rx_pcs_ready?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 英特尔® FPGA IP 以太网 IEEE 1588 时间戳 IP-ETH-1588
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime Pro Edition 软件 v21.4 出现问题,采用 FHT PMA 类型的 F-Tile 以太网英特尔® FPGA Hard IP无法在硬件上输出 o_clk_rec_div (RX 恢复时钟)。

    由于高级时间戳准确模式要求o_clk_rec_div 时钟,因此 IP 无法建立链接,并且不会表明 o_rx_pcs_ready

     

     

    解决方法

    要解决英特尔® Quartus® Prime 专业版软件 v21.4 中的这一问题,选择不需要使用o_clk_rec_div 时钟的基本时间戳准确性模式

    其他信息:

    此问题计划在英特尔® Quartus® Prime Pro Edition 软件的未来发行版中修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA I 系列

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。