文章 ID: 000088655 内容类型: 勘误 上次审核日期: 2021 年 12 月 16 日

错误:无法生成仿真脚本

环境

  • 英特尔® Quartus® Prime Pro Edition
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime Pro Edition 软件版本 21.3 出现问题,在具有多个 PCI Express* 实例的 R-tile Avalon®流传输英特尔® FPGA IP的项目上执行quartus_ipgenerate时,可能会看到上述错误消息。

    问题可能导致以下多个错误消息。

    错误:无法生成仿真脚本
    错误:ram_txapp2x256:rpcie_ram_txapp2x256不支持 Verilog Simulation 的生成。生成适用于:Quartus 合成。
    错误:退出代码 1:1 错误,0 警告,qsys-generate 失败
    错误:未生成 SPD 文件:/nfs/disks/quartus_project/ip/rpcie/rpcie_ram_txapp2x256/rpcie_ram_txapp2x256.spd

    解决方法

    要解决此问题,使用 qsys-generate 单独从英特尔® Quartus® Prime 图形接口执行 IP 生成或生成面向 PCI Express* 文件的 R-tile Avalon® 流传输英特尔® FPGA IP。

    从 英特尔® Quartus® Prime Pro Edition Software v21.4 开始修复此问题。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA I 系列

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。