文章 ID: 000087931 内容类型: 故障排除 上次审核日期: 2023 年 11 月 28 日

当在 TX 单工通道和 RX 单工通道之间检测到不同的 PMA 并行时钟频率时,为什么我的 F-Tile PMA/FEC 直接 PHY 英特尔® FPGA IP设计无法将 TX 单工通道和 RX 单工通道合并到同一物理通道中?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 收发器 PHY
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 英特尔® Quartus® Prime 专业版软件 v21.3 中的问题,当检测到 TX 单工通道和 RX 单工通道之间的并行时钟频率不同时,TX 单工通道和 RX 单工通道无法合并到同一个物理收发器通道中。
    并行时钟频率的推导公式为:

    并行时钟频率 = 数据速率 / PMA 宽度

    在支持逻辑生成阶段将会出现错误。该错误仅在您使用 PMA 时钟模式时发生。系统锁相环 (PLL) 时钟模式不受此问题的影响。

    解决方法

    此问题计划在 英特尔® Quartus® Prime 专业版软件的未来版本中修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。