文章 ID: 000087688 内容类型: 故障排除 上次审核日期: 2021 年 12 月 31 日

为什么 DSP IP 无法使用与英特尔® 加速堆栈版本 1.2.1 捆绑在一起的英特尔 Quartus Prime 软件来模拟?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • DSP
  • 英特尔® Acceleration Stack for 采用 Arria® 10 GX 的英特尔® PAC - 开发 IAS-Arria 10 GX-开发
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® 加速堆栈 1.2.1 版中的仿真库文件链接问题,在尝试模拟具有数字信号处理 (DSP) 知识产权 (IP) 的设计时,可能会出现以下错误消息:

    # ** 错误:/s_kpoc_rtl/quartus_fp_dsp/fp_add_dsp/altera_fpdsp_block_191/sim/fp_add_dsp_altera_fpdsp_block_191_m5cimji.sv(30):未定义模块"twentynm_fp_mac"。

    # ** 错误:(vlog-13069)/quartus/eda/sim_lib/twentynm_atoms.v(1):接近"/":语法错误,意外"/",期望课程。

    解决方法

    要解决英特尔® 加速堆栈版本 1.2.1 中的这一问题,请按照以下步骤操作:

    1. 请参阅 最新的 Makefile。
      https://github.com/OPAE/opae-sim/tree/master/ase/Makefile
      Makefile 通过在设计中执行 afu_sim_setup 命令而生成,您必须对其进行自定义。
       
    2. 下载中心 以FPGAs安装 英特尔® Quartus®的 Prime 专业版软件以及您正在使用的特定版本。

    3. /quartus/eda 目录查找sim_lib模拟库文件夹。

    4. 复制该sim_lib文件夹并更换英特尔® 加速堆栈/quartus/eda目录中的sim_lib 模拟库文件夹。

    其他信息:

    此问题计划在将来的补丁发行版中修复。

    相关产品

    本文适用于 2 产品

    搭载英特尔® Arria®10 GX FPGA 的英特尔®PAC
    英特尔® Arria® 10 GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。