在 英特尔® Arria®10 台设备中实施收发器 (XCVR) 分段式 PLL (fPLL),同时 启用下游级联 PLL 和 操作模式 设置为 fPLL 知识产权 (IP) GUI 中 的反馈补偿绑定 时,您可能会在英特尔® Quartus® Prime 软件中看到此错误。
为了避免此错误,请参阅 英特尔® Arria® 10 设备数据表,并确保 fPLL 的输入频率在最小和最大fCASC_PFD规范(表 30)范围内,输出频率等于或高于支持的输出频率(表 19)。
在 英特尔® Arria®10 台设备中实施收发器 (XCVR) 分段式 PLL (fPLL),同时 启用下游级联 PLL 和 操作模式 设置为 fPLL 知识产权 (IP) GUI 中 的反馈补偿绑定 时,您可能会在英特尔® Quartus® Prime 软件中看到此错误。
为了避免此错误,请参阅 英特尔® Arria® 10 设备数据表,并确保 fPLL 的输入频率在最小和最大fCASC_PFD规范(表 30)范围内,输出频率等于或高于支持的输出频率(表 19)。
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。