文章 ID: 000087618 内容类型: 错误讯息 上次审核日期: 2023 年 01 月 09 日

错误:essai.xcvr_fpll_a10_0:由于所需的输出频率,无法计算有效的参考时钟频率,选定的 pma 宽度和 mcbg 时钟分部因子。 您选择的带宽设置也可能导致此问题。

环境

  • 英特尔® Quartus® Prime Pro Edition
  • fPLL 英特尔® Arria® 10 Cyclone® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在 英特尔® Arria®10 台设备中实施收发器 (XCVR) 分段式 PLL (fPLL),同时 启用下游级联 PLL操作模式 设置为 fPLL 知识产权 (IP) GUI 中 的反馈补偿绑定 时,您可能会在英特尔® Quartus® Prime 软件中看到此错误。

    解决方法

    为了避免此错误,请参阅 英特尔® Arria® 10 设备数据表并确保 fPLL 的输入频率小和最大fCASC_PFD规范(表 30)范围内,输出频率等于或高于支持的输出频率(表 19)。

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。