文章 ID: 000086860 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么我的英特尔® Stratix® 10 设计出现功能错误?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime Pro Edition 软件版本 18.1 及更早版本出现问题,您可能会发现 英特尔® Stratix® 10 设计中的功能错误。当 7 或 8 个输入 LUT 在引脚旋转过程中优化不当,便会出现此问题。

    解决方法

    要解决此问题,请下载并安装英特尔 Quartus Prime 专业版软件版本 18.0 Update 1 或 18.1 补丁

    从下面的相应链接下载并安装 补丁 1.44(适用于 18.0 更新 1)。

    从下面的相应链接下载并安装 18.1 补丁 0.33。

     

    此问题从英特尔 Quartus Prime 专业版软件版本 18.1 Update 1 开始修复

    对于已经投产的设计,请下载并运行脚本 lut8_iobuf_qsh_v3.tcl, 以检查已编译的设计是否受到此问题的影响。

    • Command -> quartus_sh-t lut8_iobuf_qsh_v3.tcl -project -修订-npaths 100-debug 0 -verbose -check_lutmasks -vo_file模拟/modelsim/.vo
    • Output -> lut8check.rpt, iobuf.rpt, paths.csv

    lut8check.rpt 报告受影响的 LUT,如果该报告包含"发现 0 个具有潜在不正确的位设置",则编译的设计是安全的。如果设计受到影响,则报告中将列出出现此问题的 LUT。

    iobuf.rpt 和 paths.csv 报告受 KDB 中描述的计时模型更改影响的路径 是英特尔® Quartus® Prime 专业版软件版本 18.0 Update 1 和 18.1 中的英特尔® Stratix® 10 计时模型正确吗?

      

     

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。