文章 ID: 000086834 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

为什么在访问 MMR ECC 寄存器时mmr_slave_readdatavalid信号不会去表明?

环境

    英特尔® Quartus® Prime Pro Edition
    外部内存接口英特尔® Stratix® 10 FPGA IP
    外部内存接口英特尔® Arria® 10 FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

关键问题

说明

当您访问英特尔 Stratix® 10 或英特尔 Arria® 10 MMR ECC 寄存器时,被表明后mmr_slave_readdatavalid信号不会表明。

解决方法

打开 \synth\altera_emif_io_hmc_ecc_mmr.v 文件,并添加为 10'h080/10'h081/10'h082/10'h090/10'h090/10'h091/10'h092/10'h093/10'h094 寄存器提供的行。

10'h080:
开始
reg_clr_intr reg_clr_mr_rdata                    
如果 (int_slave_write)
开始
reg_wrpath_pipeline_en reg_ecc_code_overwrite reg_enable_auto_corr reg_enable_rmw reg_enable_dm reg_enable_ecc 结束
                   
如果 (int_slave_read)
开始
int_slave_rd_data {(CFG_MMR_DATA_WIDTH - 11){1'b0},
reg_wrpath_pipeline_en,
reg_ecc_code_overwrite,
reg_enable_auto_corr,
cfg_ecc_in_protocol,
cfg_data_rate,
reg_enable_rmw,
reg_enable_dm,
reg_enable_ecc
};
int_slave_rd_data_valid 结束
其他 // 新代码
开始 // 新代码
int_slave_rd_data_valid 结束 // 新代码


结束

此问题计划在 英特尔 Quartus® Prime 软件的未来发行版中修复。

 

相关产品

本文适用于 2 产品

英特尔® Stratix® 10 FPGA 和 SoC FPGA
英特尔® Arria® 10 FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。