关键问题
当您访问英特尔 Stratix® 10 或英特尔 Arria® 10 MMR ECC 寄存器时,被表明后mmr_slave_readdatavalid信号不会表明。
打开 \synth\altera_emif_io_hmc_ecc_mmr.v 文件,并添加为 10'h080/10'h081/10'h082/10'h090/10'h090/10'h091/10'h092/10'h093/10'h094 寄存器提供的行。
10'h080:
开始
reg_clr_intr reg_clr_mr_rdata
如果 (int_slave_write)
开始
reg_wrpath_pipeline_en reg_ecc_code_overwrite reg_enable_auto_corr reg_enable_rmw reg_enable_dm reg_enable_ecc 结束
如果 (int_slave_read)
开始
int_slave_rd_data {(CFG_MMR_DATA_WIDTH - 11){1'b0},
reg_wrpath_pipeline_en,
reg_ecc_code_overwrite,
reg_enable_auto_corr,
cfg_ecc_in_protocol,
cfg_data_rate,
reg_enable_rmw,
reg_enable_dm,
reg_enable_ecc
};
int_slave_rd_data_valid 结束
其他 // 新代码
开始 // 新代码
int_slave_rd_data_valid 结束 // 新代码
结束
此问题计划在 英特尔 Quartus® Prime 软件的未来发行版中修复。