文章 ID: 000086802 内容类型: 产品信息和文件 上次审核日期: 2018 年 09 月 28 日

如何使用 JTAG 主机读取英特尔® Stratix® 10 串行闪存邮箱客户端英特尔® FPGA IP内核中的读取数据 FIFO 中的数据?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 邮箱客户端英特尔® Stratix® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    可通过英特尔® Stratix® 10 串行闪存邮箱客户端英特尔® FPGA IP内核中的“rd_mem”总线访问读数据 FIFO。要读取存储在读数据 FIFO 中的数据,您需要从“rd_mem”总线读取数据。有关可供读取 开始地址和地址列表,请参阅 Platform Designer 中 IP rd_mem的基准地址和最终地址。

    有关读取操作流程的详细信息,请参阅 Stratix® 10 串行闪存邮箱客户端英特尔® FPGA IP核心用户指南

     

    解决方法

    有关读取操作流程的详细信息,请参阅 Stratix® 10 串行闪存邮箱客户端英特尔® FPGA IP核心用户指南

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。