文章 ID: 000086578 内容类型: 错误讯息 上次审核日期: 2021 年 08 月 28 日

错误 (12012):端口端口方向不匹配的实体"altpcie_sv_hip_avmm_hwtcl:pcie_avgz_hip_avmm_0",端口为"tlbfm_out[0]"。 上层实体期望有"输出"引脚,而较低实体则使用"输入"引脚。

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    尝试为 PCI Express 编译Arria® V GZ 或Stratix® V 硬核 IP® VHDL 中Avalon®内存映射 Qsys 组件时,可能会看到此错误。

    这个问题是由于 Verilog HDL 到 VHDL 转换问题导致的。

    解决方法

    在称为 altpcie_sv_hip_avmm_hwtcl 组件的文件中,从最高级别包装器中评论两种违规的tlbfm_out发生。

    此问题计划在 Quartus® II 软件的未来版本中修复。

    相关产品

    本文适用于 3 产品

    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。