文章 ID: 000086557 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

为什么 Pin Planner 中 MAX10 V36 和 V81 封装的顶视图与封装图的对比?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® II 软件版本 15.0 Update 1 及更早版本出现问题,交换了 V36 和 V81 封装中 MAX®10 设备的顶部视图和底部视图。

    对设备引脚输出没有影响。V36 和 V81 封装图以及 Cadence 符号均正确。

    解决方法

    Quartus® II 软件版本 15.0 更新 2 中纠正了顶部和底部视图中的引脚位置。

    I/O 组标签和红点指示符的位置预定在 Quartus II 软件的未来版本中修复。

    相关产品

    本文适用于 1 产品

    英特尔® MAX® 10 FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。