文章 ID: 000086496 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 27 日

如何在 Quartus® II 软件版本 9.1 及更高版本中Cyclone III 全速率 DDR2 SDRAM 高性能控制器 II 中实现更高的时钟速率?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

如果您已经设计了您的系统:

1. 基于 Quartus® II 软件版本 9.0 DDR2 SDRAM 全速率列 I/O 规格,适用于 Cyclone® III 设备和

2. 迁移到 Quartus II 软件 9.1 后,按照设计更改为使用 DDR2 SDRAM 高性能控制器 II

您可能观察核心时序故障和性能下降。

 

为了提高时钟速率并消除核心时序违规,请考虑以下准则:

I. 确保您使用的是基于 AFI 的 PHY。

II. 在 Quartus® II 软件中,单击 分配 下拉并选择 设置

 

    1. 单击 物理合成优化。

 

        a.将工作量级别设置为 额外的。

        B。在"优化性能"部分中,启用所有选项。

 

    2. 单击 分析和合成设置 ,并设置优化技术以加快速度。

 

III. 如果您需要执行主板重新布局,请确保将所有接口引脚放置在一侧(顶部或底部)。

相关产品

本文适用于 1 产品

Cyclone® III FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。