如果您已经设计了您的系统:
1. 基于 Quartus® II 软件版本 9.0 DDR2 SDRAM 全速率列 I/O 规格,适用于 Cyclone® III 设备和
2. 迁移到 Quartus II 软件 9.1 后,按照设计更改为使用 DDR2 SDRAM 高性能控制器 II
您可能观察核心时序故障和性能下降。
为了提高时钟速率并消除核心时序违规,请考虑以下准则:
I. 确保您使用的是基于 AFI 的 PHY。
II. 在 Quartus® II 软件中,单击 分配 下拉并选择 设置
1. 单击 物理合成优化。
a.将工作量级别设置为 额外的。
B。在"优化性能"部分中,启用所有选项。
2. 单击 分析和合成设置 ,并设置优化技术以加快速度。
III. 如果您需要执行主板重新布局,请确保将所有接口引脚放置在一侧(顶部或底部)。