文章 ID: 000086412 内容类型: 故障排除 上次审核日期: 2013 年 07 月 16 日

为什么在使用 Viterbi 英特尔® FPGA IP模块时,会收到有关“mixed_port_feed_through_mode”的重要警告?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    编译 Viterbi 英特尔® FPGA IP时,您可能会收到与下所示类似的关键警告消息。

    关键警告 (15003):RAM 凌动的“mixed_port_feed_through_mode”参数auk_vit_par_top_atl:auk_vit_par_top_atl_inst auk_vit_par_trb_atl#:\ifg_cont:tracing_back_cont|altsyncram:stop_RAM|altsyncram_8j83:auto_generated|ram_block1a22 当使用不同的读写时钟时,没有“旧”值。

    您收到这些关键警告消息的原因是由于内核使用的 RAM 配置。 如警告消息中所示,内核使用的 RAM 的配置read_during_write=旧数据。 这表明,当您写入到您正在读取的同一位置时,RAM 将提供旧的数据值。

    Viterbi 英特尔 FPGA IP 内核旨在确保它不同时读取和写入同一个地址,因此设计可以安全使用。

    解决方法

    由于 Viterbi 英特尔 FPGA IP 内核的设计,忽略这些关键警告是很安全的。

    Quartus® II 软件的未来版本将解决此问题。

    相关产品

    本文适用于 1 产品

    Cyclone® V E FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。