文章 ID: 000086406 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

Cyclone V -7 速率等级设备上 LPDDR2 设计可能出现时序故障

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    此问题影响 LPDDR2 产品。

    面向 Cyclone V -7 速度等级设备的 LPDDR2 设计 333 MHz 时可能会出现故障地址和命令时序分析。

    解决方法

    此问题的解决方法是:在 较低的频率(如 300 MHz),或使用 -6 速度等级 Cyclone V 装置。

    此问题将在将来的版本中修复。

    相关产品

    本文适用于 1 产品

    Cyclone® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。