TSUB1210 配置为输入时钟模式。 Cyclone V SoC 开发套件是使用 USB3300 作为 Output 时钟模式。
Arria V 和 Cyclone V USB 2.0 OTG 控制器支持以下时钟模式:
• 输出时钟模式 — PHY 将时钟驱动至控制器
• 输入时钟模式 — PHY 由主板上的外部时钟源或来自 FPGA 结构的时钟输入驱动。
因此,支持输入模式。客户必须执行时序分析,以确保其主板设计符合规格,但它必须能够工作。
TSUB1210 配置为输入时钟模式。 Cyclone V SoC 开发套件是使用 USB3300 作为 Output 时钟模式。
Arria V 和 Cyclone V USB 2.0 OTG 控制器支持以下时钟模式:
• 输出时钟模式 — PHY 将时钟驱动至控制器
• 输入时钟模式 — PHY 由主板上的外部时钟源或来自 FPGA 结构的时钟输入驱动。
因此,支持输入模式。客户必须执行时序分析,以确保其主板设计符合规格,但它必须能够工作。
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。