文章 ID: 000086356 内容类型: 故障排除 上次审核日期: 2020 年 11 月 02 日

当我使用启用了 RSU 的第 1 阶段和第 2 阶段比特流(由不同的 英特尔® Quartus® Prime 软件版本生成)时,为什么 Linux/U-Boot 的FPGA配置会失败并导致 HPS 挂机英特尔® Stratix® 10 SX 设备上?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 外部内存接口英特尔® Stratix® 20 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    当我使用启用 RSU 的第 1 阶段和第 2 阶段比特流(由不同的英特尔® Quartus® Prime Pro Edition 软件版本生成)时,为什么 Linux/U-Boot 的FPGA配置会失败并导致 HPS 挂机英特尔® Stratix® 10 SX 设备上?

    混用从不同 英特尔® Quartus®Prime Pro Edition 软件版本生成的第 1 阶段和第 2 阶段比特流是一种不受支持的用例。

    解决方法

    从英特尔® Quartus® Prime 专业版软件版本 20.4 开始,此问题已修复。

    相关产品

    本文适用于 1 产品

    英特尔® Stratix®

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。