文章 ID: 000086335 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

自 Quartus Prime 软件版本 16.1 Update 1 发布以来,用于经过校准的 I/O 标准的输入路径的Arria 10 设备计时模型是否已更改?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • I O
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    是的,自从 Quartus® Prime 软件版本 16.1 Update 1 发布以来,Arria® 10 台设备对 I/O 输入路径的计时模型进行了更新。这将影响使用可校准 I/O 标准以及 40、50 或 60 ohm 输入终止的输入引脚的设计。3V I/O 不会受到影响,因为它们不支持可校准的终止。

    解决方法

    如果设计使用受影响的 I/O 配置,请在 Quartus Prime 软件版本 16.1 Update 2 或更高版本上重新运行 TimeQuest 时序分析器。对于外部内存接口 (EMIF) IP,需要 IP 的重新生成。如果存在时序违规,在 Quartus Prime 软件版本 16.1 Update 2 或更高版本中运行 Fitter,以关闭设计中的时序。

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。