文章 ID: 000086109 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

如果我通过Cyclone IV 设备在Cyclone中使用电压引用的 I/O 标准,是否可以在包含电压参考输入引脚的 I/O 存储体中将 VREF 引脚用作 I/O 引脚?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明 是的,通过 Cyclone IV 设备Cyclone®中,您可能会将一些 VREF 引脚用作 I/O 内存条(包含电压参考输入引脚)的 I/O 引脚。 VREF 引脚是 VREF 组细分市场的电压参考,细分市场中的所有 VREF 引脚都短了。 不在同一 I/O 组中使用电压参考输入引脚的细分市场的 VREF 引脚可用作常规 I/O 引脚。

例如,如果您在 I/O 组 1 中有 SSTL 2 类 II 输入引脚,并且它们都放置在 VREFB1N0 组中,则 VREFB1N0 引脚需要使用 1.25V 供电,以支持 SSTL 2 输入标准。 如果剩余的 VREFB1N[x] 组(如果您的设备可用)没有电压参考输入引脚,则其余的 VREFB1N[x] 引脚(如果适用于您的设备)可以用作 I/O 引脚。

用作 I/O 引脚的双用途 VREF 引脚不与同一 I/O 组中的其他 VREF 引脚短。只有在用于 VREF 功能时,它们才被缩短。

如果在同一 I/O 组中使用多个 VREF 组,则必须将每个组的 VREF 引脚连接到相同的电压级别。

如欲了解 VREF 组的 I/O 引脚放置,请参阅 Quartus® II 软件 Pin Planner 或设备引脚输出文件。

相关产品

本文适用于 6 产品

Cyclone® FPGA
Cyclone® II FPGA
Cyclone® III FPGA
Cyclone® III LS FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。