文章 ID: 000086072 内容类型: 故障排除 上次审核日期: 2021 年 04 月 21 日

为什么我的 eSRAM 英特尔 Agilex® 7 FPGA IP 不符合最高性能规范?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔 Quartus® Prime Pro Edition 软件版本 19.3 及更高版本出现问题,eSRAM 英特尔 Agilex® 7 FPGA IP 可能因违规而无法达到最高性能规范。

    解决方法

    要解决此问题,在 eSRAM IP 实例中添加 “ (* altera_attribute = ”名称HYPER_REGISTER_DELAY_CHAIN 100“*) 来修改设计文件。

    例如:

    (* altera_attribute = “名称 HYPER_REGISTER_DELAY_CHAIN 100”*) esram esram_inst(
    .esram0_ram_input_clk (clk_500),

    ......

    此问题从英特尔® Quartus® Prime Pro Edition 软件版本 21.2 开始修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。