文章 ID: 000085599 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么系数位宽度的更改会改变编译结果,导致 Quartus II 软件?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    这是 Quartus® II 软件的一个问题,它将 ALTMULT_ACC (MAC) Megacore 与预加法器以及系数的乘法器一同使用。如果系数设置为 18 位(与输入相同),则不会在 DSP 模块之外使用其他资源。如果将系数位宽度更改为 16 位,则链路功能不会在 DSP 模块中使用,且在 LE 中受阻。

    解决方法

    如果您关注 DSP 模块以外的其他逻辑,将系数位宽度保持为 18 位。

    此问题将在 Quartus II 软件的未来版本中解决。

    相关产品

    本文适用于 1 产品

    Arria® V GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。