文章 ID: 000085531 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么使用 HPS 外部内存接口时,IBIS 模拟模型与读取 DQ 波形的实际硬件测量不匹配?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明 对比 DQ 波形时,可注意到测量的稳态读取波形振幅超过了 IBIS 模型模拟的预期值。这是由于 Quartus® II 软件调整了 Rt 终端值,其等效性高于预期。
    解决方法

     

    相关产品

    本文适用于 5 产品

    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。