文章 ID: 000085335 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

以下 <x> 引脚使用片上夹式二极管,但 I/O 组 VCCIO 不是 3.3V</x>

环境

  • PCI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    出现此消息是因为 Quartus® II 软件允许仅对使用 3.3V I/O 标准的 I/O 引脚启用 PCI 夹二极管。

    要解决 2.5V I/O 内存条中的输入引脚限制问题,请将引脚定义为 3.3V I/O 标准。这是允许的,因为 2.5V I/O 组允许使用 3.3V 输入。 该软件成功编译设计,得出了一个 2.5 V 夹式二极管的输入引脚。Altera®不支持此应用程序,因为 PCI 夹二极管仅适用于 3.3V I/O 标准。对此实施,没有提供 IBIS 模型的计划。

    从 7.1 版开始,针对此类情况改进了 Quartus® II 软件消息。

     

    相关产品

    本文适用于 1 产品

    Stratix® II FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。