文章 ID: 000085300 内容类型: 错误讯息 上次审核日期: 2013 年 04 月 15 日

错误:SERDES DPA 模块节点“lvds_rx:lvds_rx_inst0|altlvds_rx:ALTLVDS_RX_component|lvds_rx_lvds_rx:auto_generated|lvds_rx_dpa3”未在“RXFCLK”端口上正确连接。它必须连接到下面列出的有效端口之一。

环境

  • 英特尔® Quartus® II 订阅版
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® II 软件版本 12.1 及更高版本出现问题,在外部 PLL 模式下使用 ALTLVDS_RX mega 功能时,Arria® V 设备可能会看到此错误。

    错误:SERDES DPA 模块节点“lvds_rx:lvds_rx_inst0|altlvds_rx:ALTLVDS_RX_component|lvds_rx_lvds_rx:auto_generated|lvds_rx_dpa3”未在“RXFCLK”端口上正确连接。它必须连接到下面列出的有效端口之一。信息:可以连接到 arriav_pll_lvds_output WYSIWYG 信息的 LVDSCLK 端口:可以连接到 GENERIC_PLL WYSIWYG 的 OUTCLK 端口

    解决方法

    为解决此问题,需要将 LVDS 缓冲区插入rx_inclock和rx_enable端口上的外部 pll 和 ALTLVDS 实例。

    请参阅下面的相关解决方案,了解如何在外部 PLL 和 ALTLVDS IP 之间添加中间 LVDS 缓冲区。

    相关产品

    本文适用于 5 产品

    Arria® V GT FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。