文章 ID: 000084805 内容类型: 故障排除 上次审核日期: 2013 年 05 月 20 日

以全映射模式配置的 CPRI IP 核变体可能无法实现时序收敛

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    如果您的 CPRI IP 内核变体在 映射模式 设置为 “全部”的情况下配置,并且目标设备系列和 CPRI 线路速率设置为以下任一组合,您可能会在 CPRI Rx MAP 块和 CPRI Tx MAP 块中观察到设置时间违规。

    在以下目标设备系列和 CPRI 线路速率组合中观察到这些时序违规:

    • Arria® V 设备,CPRI 线路速率为 4.9152 Gbps
    • Arria® V 设备,CPRI 线路速率为 6.144 Gbps
    • Stratix® V 设备,CPRI 线路速率为 9.8304 Gbps
    解决方法

    要避免此问题,请使用设计所需的特定 MAP 接口映射模式 (基本、高级 1、高级 2 或高级 3) 而不是 All 设置来配置 CPRI IP 核。

    但是,请参阅 某些 CPRI IP 核变体,以高级 1 映射模式配置可能无法实现时序收敛

    此问题已在 CPRI MegaCore 功能的版本 12.1 中修复。

    相关产品

    本文适用于 2 产品

    Stratix® V FPGA
    Arria® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。