文章 ID: 000084790 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 28 日

如何降低Cyclone V 设备中交叉串扰和 SSN 向差分引脚的百分比?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

文档 将描述在针对 Cyclone® V 设备时,如何在 Quartus® II 软件中将串扰百分比 (%) (%) 同步切换噪声 (SSN) 降低到差分引脚。

 

解决方法

 

相关产品

本文适用于 6 产品

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Cyclone® V GX FPGA
Cyclone® V ST SoC FPGA
Cyclone® V E FPGA
Cyclone® V SE SoC FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。