关键问题
在模拟 Qsys 生成的 VHDL 设计(包括) 带有 ALTMEMPHY(64 位版本)的 DDR2 或 DDR3 外部内存内核 Mentor Graphics ModelSim SE 6.6d 可能会发出类似的严重错误 执行以下操作:
#**Note: (vsim-3812) Design is being optimized...
#**Fatal: Unexpected signal: 11.
使用 32 位版本的 Mentor Graphics ModelSim SE 6.6d
或使用该 -novopt
vsim
选项与命令。