由于 Quartus® II 软件 BFM 仿真模型出现问题,表明“h2f_rst_n”信号不驱动“h2f_rst_n”信号。这会导致意外的互连行为,不会重置 Platform Designer 互连逻辑。
此问题仅影响模拟。
要解决此问题,请按照以下步骤操作:
- 在“submodules/<qsys-system-name>_<HPS-instance-name>_fpga_interfaces.sv”文件中将“INITIAL_RESET_CYCLES”参数修改为 0 个以上。
- 将 时钟(f2h_axi_clk)分配到“h2f_reset_inst”实例。
仿真代码:
----------------
altera_avalon_reset_source #(
.ASSERT_HIGH_RESET (0),
.INITIAL_RESET_CYCLES(0) <======= (1) 将“0”更改为 100,例如。INITIAL_RESET_CYCLES (100)
) h2f_reset_inst (
.reset(h2f_rst_n),
.clk(\'0) <======== (2) 更改 \'0 到时钟信号,如 .clk(f2h_axi_clk)
);
----------------
Quartus® II 软件 14.0 版解决了此问题。