当 UniPHY DDR3 PHY 设置选项卡“Memory Clock frequency”参数设置在 800 MHz 以上时,默认 DDR3 接口信号 I/O 标准设置为 SSTL-15 Class II 以提高驱动器强度。内存数据路径和时钟信号具有系列 25 ohm 的输出终止分配和校准。
这些分配在分析和合成后应用到运行 _p0_pin_assignments.tcl 文件的标准支持流程中。
强烈推荐您执行主板级模拟,以验证 DDR3 接口的信号完整性。
当 UniPHY DDR3 PHY 设置选项卡“Memory Clock frequency”参数设置在 800 MHz 以上时,默认 DDR3 接口信号 I/O 标准设置为 SSTL-15 Class II 以提高驱动器强度。内存数据路径和时钟信号具有系列 25 ohm 的输出终止分配和校准。
这些分配在分析和合成后应用到运行 _p0_pin_assignments.tcl 文件的标准支持流程中。
强烈推荐您执行主板级模拟,以验证 DDR3 接口的信号完整性。
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。