文章 ID: 000084204 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 28 日

如何在Altera设备中更改 PLL 参数而无需执行新的分析和合成,或放置和路由?

环境

    PLL
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明 您可以按照以下步骤使用 Chip Editor 中的 Resource Property Editor 修改 Cyclone和Stratix设备家族的 PLL 计数器设置:

1) 在设计或项目层次结构中找到您的 PLL。

2) 右键单击 PLL 并选择"找到芯片编辑器"。PLL 将显示在 Chip Editor 视图中。

3) 右键单击 Chip Editor 中的 PLL 并选择"查找资源属性编辑器",或者双击 Chip Editor 中的 PLL。将打开 Resource Property Editor 窗口,并打开所有帖子编译 PLL 参数。

4) "属性/模式"部分包含所有可供更改的参数,以白色显示。无法修改的属性为灰色。双击您想要更改的任何参数,然后键入该行中的新值。

5) 更改参数并单击该字段后,或点击返回密钥后,任何受该更改影响的 PLL 参数将以蓝色文本突出显示,该参数具有新的预期值。

6) 完成更改后,通过单击垂直工具栏中的"检查并保存所有网络列表更改"图标保存和检查网络列表,或在 Edit 菜单中选择该选项。

7) 现在将根据用于 PLL 操作的 fitter 算法检查 PLL。消息窗口将显示任何相关信息,例如有关您新 PLL 设置的警告或错误。

8) 运行编译器工具的组装程序部分。这将为该项目创建新的 SOF 和 POF。

9) 运行时序分析器,查看整个设计与 PLL 的更改,并使用时序模拟验证正确的操作。

.

相关产品

本文适用于 34 产品

Stratix® FPGAs
Stratix® GX FPGA
Stratix® II FPGA
Stratix® II GX FPGA
Stratix® III FPGA
Stratix® IV GX FPGA
Stratix® IV GT FPGA
Stratix® IV E FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Arria® GX FPGA
Arria® II GX FPGA
Arria® II GZ FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Cyclone® FPGA
Cyclone® II FPGA
Cyclone® III FPGA
Cyclone® III LS FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Cyclone® V GX FPGA
Cyclone® V GT FPGA
Cyclone® V E FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Cyclone® V SE SoC FPGA
HardCopy™ III ASIC 设备
HardCopy™ IV GX ASIC 设备
HardCopy™ IV E ASIC 设备

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。