文章 ID: 000084102 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

为什么我Stratix® II DCFIFO 宏功能的输出数据在时序模拟中显示 Xs?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

Quartus® II 软件版本 5.0 为第三方仿真工具生成的门级计时模拟网络列表中存在一个已知问题。此问题会妨碍模拟工具显示 DCFIFO 宏功能输出的正确值。

这个问题从 Quartus® II 软件版本 5.1 开始得到了修复。

您还可以联系 Altera 技术支持 ,了解 Quartus II 软件版本 5.0 SP1 的 1.29 补丁号。

相关产品

本文适用于 1 产品

Stratix® II FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。