关键问题
此问题影响 LPDDR2 产品。
由于初步时序模型,LPDDR2 接口位于 Arria V SoC 设备可能会在 报告 DDR中的后同步时序失效。
此问题的变通办法是忽略后同步时序 失败。
此问题将在将来的版本中修复。
关键问题
此问题影响 LPDDR2 产品。
由于初步时序模型,LPDDR2 接口位于 Arria V SoC 设备可能会在 报告 DDR中的后同步时序失效。
此问题的变通办法是忽略后同步时序 失败。
此问题将在将来的版本中修复。
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。