文章 ID: 000084098 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

Arria V SoC 设备上的 LPDDR2 接口可能会出现故障后同步时间

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    此问题影响 LPDDR2 产品。

    由于初步时序模型,LPDDR2 接口位于 Arria V SoC 设备可能会在 报告 DDR中的后同步时序失效。

    解决方法

    此问题的变通办法是忽略后同步时序 失败。

    此问题将在将来的版本中修复。

    相关产品

    本文适用于 1 产品

    Arria® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。