关键问题
如果您以 LL 40GbE IP 内核的 40GBASE-KR4 变体打开 FEC,则 测试平台故障模拟和默认 IP 内核模拟模型失败 仿真。出现此种情况的原因是 PCS 不一致,无法将其用于使 车道。
要解决此问题,您必须更改其值
SYNOPT_FULL_SKEW
您的高级模拟文件中的 RTL 参数
值 1。此更改增加了模拟时间。
要在测试台Altera提供更改此 RTL 参数的值 IP 内核:
- 打开 /example_testbench/alt_e40_avalon_kr4_tb.sv 进行编辑的文件。
- 更改线路
localparam SYNOPT_FULL_SKEW = 1\'b0; //enable support for large lane skews
自
localparam SYNOPT_FULL_SKEW = 1\'b1; //disable support for large lane skews
此问题将在低延迟 40 Gbps 和 100-Gbps 的将来版本中解决 以太网 MAC 和 PHY IP 内核。