关键问题
12.0 版包括 40GbE、100 GbE MAC 和 PHY IP 内核 Quartus® II 软件中,仅适用于 Stratix V 的 RX 配置 设备设计,如仅 PHY,MAC 和 PHY,或 MAC 和 PHY 适配器,可以在硬件中显示高位错误程度。
这个问题在 Quartus 软件的 12.1 版本中得到解决 IP 核。
对于 IP 核的 12.0 版本,降低 clk_status 频率
设计范围为 100MHz 至 50MHz。这可能会导致不准确
时钟速率监视器(0x001-0x004)和锁定时器(0x011)寄存器。