文章 ID: 000083216 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

在 40GbE 和 100GbE MAC 和 PHY IP 内核中,仅 Stratix V RX 配置显示硬件上的位错误

环境

    英特尔® Quartus® II 订阅版
BUILT IN - ARTICLE INTRO SECOND COMPONENT

关键问题

说明

12.0 版包括 40GbE、100 GbE MAC 和 PHY IP 内核 Quartus® II 软件中,仅适用于 Stratix V 的 RX 配置 设备设计,如仅 PHY,MAC 和 PHY,或 MAC 和 PHY 适配器,可以在硬件中显示高位错误程度。

解决方法

这个问题在 Quartus 软件的 12.1 版本中得到解决 IP 核。

对于 IP 核的 12.0 版本,降低 clk_status 频率 设计范围为 100MHz 至 50MHz。这可能会导致不准确 时钟速率监视器(0x001-0x004)和锁定时器(0x011)寄存器。

相关产品

本文适用于 1 产品

英特尔® 可编程设备

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。