文章 ID: 000083206 内容类型: 产品信息和文件 上次审核日期: 2018 年 12 月 19 日

如何使用适用于 PCI Express* 英特尔® FPGA IP 的 Avalon -MM 英特尔® Arria® V 硬核 IP 或面向 PCI Express* 英特尔® FPGA IP 的 Avalon-MM Cyclone® V 硬核 IP 时更改基本地址寄存器 (BAR) 大小?

环境

    英特尔® Quartus® Prime Pro Edition
    适用于 PCI Express* 英特尔® FPGA IP 的 Cyclone® V 硬核 IP
    适用于 PCI Express* 英特尔® FPGA IP 的 Arria® V 硬核 IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

使用适用于 PCI Express* 英特尔® FPGA IP 的 Avalon-MM 英特尔® Arria® V 硬核 IP 或用于 PCI Express* 英特尔® FPGA IP 的 Avalon -MM Cyclone® V 硬核 IP 时,GUI 中的 BAR 大小可能显示为固定,并设置为“N/A”。

使用 Avalon 时 BAR 大小 - IP 的 MM 配置由 Platform Designer 自动设置,用户不会手动设置。

 

 

 

解决方法

要正确设置所需的 BAR 大小:

首先,将 I P 添加到 Platform Designer,并启用任何所需的 BAR 寄存器。

第二,在 Platform Designer 中,将 BAR 寄存器端口连接到设计中所需的其他组件。

 

如果 PCIe* IP 然后重新打开,您将看到 BAR 大小已根据连接的组件自动设置。

BAR 大小不能由用户手动设置。

相关产品

本文适用于 2 产品

Arria® V FPGA 和 SoC FPGA
Cyclone® V FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。