文章 ID: 000083128 内容类型: 产品信息和文件 上次审核日期: 2015 年 05 月 27 日

如何在低延迟 40 和 100 Gbps 以太网英特尔® FPGA IP核心模拟测试台中找到关于SYNOPT_FULL_SKEW、RST_CNTR和CREATE_TX_SKEW参数的说明?

环境

    英特尔® Quartus® II 订阅版
    以太网
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

用户指南没有说明低延迟 40 Gbps 和 100 Gbps 以太网 MAC 和 PHY 英特尔® FPGA IP测试台文件中的以下模拟参数。 请参阅以下定义:

SYNOPT_FULL_SKEW - 根据 IEEE 规格支持完全偏差容差。在测试台示例中,关闭以加快初始化时间。

RST_CNTR - 控制 PMA 复位过程的重置延迟。在模拟中,其设置为 6,以加快初始化速度。忽略此合成参数,并保持默认值。

CREATE_TX_SKEW - 模拟中通道到通道的偏斜。

务必不要修改这些参数,否则模拟可能会失败。这些参数在未来 Quartus® II 软件版本中必须删除。

解决方法

这些定义没有计划用于将这些定义添加到文档中。

相关产品

本文适用于 6 产品

英特尔® Arria® 10 GT FPGA
英特尔® Arria® 10 GX FPGA
英特尔® Arria® 10 SX SoC FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。