文章 ID: 000083058 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

Arria V 和 Cyclone V 软核控制器可能无法满足启用 CSR 或 ECC 时频率目标

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    这个问题会影响 DDR2、DDR3 和 LPDDR2 产品。

    Arria V 和 Cyclone V 软控制器可能无法使用 达到外部内存计算的频率目标 如果您打开 Enable 上的接口规格估算器 配置和状态寄存器接口启用错误 控制器设置上的检测和校正 选项 参数编辑器中的选项卡。

    解决方法

    此问题的变通办法是确保 启用 配置和状态寄存器接口启用 错误检测和校正 选项未打开。

    此问题将在将来的版本中修复。

    相关产品

    本文适用于 1 产品

    Arria® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。