文章 ID: 000082957 内容类型: 错误讯息 上次审核日期: 2018 年 04 月 30 日

Error (16058):使用 x1 时钟网络并驱动相同 HSSI 通道的 PLL 必须放置在同一个收发器组中

环境

  • 英特尔® Quartus® Prime 标准版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 标准版软件版本 17.1 出现问题,如果您在 英特尔® Arria® V 设备中启用了动态 TX PLL 切换英特尔® FPGA SDI II IP,您可以观察上述错误。

     

    解决方法

    对于此问题,没有解决方法。从英特尔® Quartus® Prime 标准版软件版本 18.0 开始解决这个问题。

    相关产品

    本文适用于 1 产品

    Arria® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。