文章 ID: 000082945 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

从硬核处理器子系统 (HPS) 模块路由到 Cyclone V SoC 和 Arria V SoC 设备FPGA的 SPI 信号的定义是什么?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

当前文档不定义从 HPS 模块路由到 Cyclone 内FPGA块的所有 SPI 信号® V SoC 和 Arria® V SoC 设备。  

解决方法 SPI 接口信号的描述和使用如下。

 

spim0_txd           // 1 位输出数据
spim0_rxd           //1 位输入数据
spim0_ss_in_n // 在主模式下,此信号可用于表示总线上的主争用。
您也可以将其绑起来,i
f 此函数未使用
spim0_ss_oe_n   // 1 位数据启用 - 使用它来对 txd 总线进行三态处理
spim0_ss_0_n    // 从选输出
spim0_ss_1_n    // 从选输出
spim0_ss_2_n    // 从选输出
spim0_ss_3_n    // 从选输出

这些信息将在将来的设备手册版本中更新。

 

相关产品

本文适用于 1 产品

Arria® V SX SoC FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。