文章 ID: 000082860 内容类型: 错误讯息 上次审核日期: 2013 年 11 月 14 日

内部错误:子系统:FIOMGR,文件:/quartus/fitter/fiomgr/fiomgr_io_power_region.cpp,行:2460

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

针对 Stratix® V 和 Arria® V 设备的设计,您可能会在 Quartus® II 软件中看到此错误。如果您的设计包含差分信号,其中正肢和负长(真实和补充)已在网络列表中手动定义并连接,而无需使用 altiobuf 基元,则会发生此错误。

解决方法

为了避免此错误,执行以下操作之一:

  • 只定义网络列表中差分信号的正段。Quartus® II 软件会自动为您的差分信号创建和连接负段。
  • 使用 altiobuf 基元连接差分信号的正肢和负长。有关如何使用 altiobuf primitive 的信息,请参阅下面的相关解决方案。

此问题计划在 Quartus II 软件的未来版本中解决。

相关产品

本文适用于 8 产品

Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA
Arria® V SX SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。