文章 ID: 000082135 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

针对 Arria V 或 Stratix V 设备的 CPRI MegaCore 功能变体需要额外的限制

环境

    英特尔® Quartus® II 订阅版
BUILT IN - ARTICLE INTRO SECOND COMPONENT

关键问题

说明

CPRI MegaCore 功能变体,针对 Arria V 或 Stratix V 设备需要额外的项目设置才能实现 时序收敛。

所需的限制可以防止与时序违规相关联 以受影响的变体提供全局重置信号。注意: Arria V 变体,配置为以高于 CPRI 线路速率运行 3072 Mbps 受勘误影响 在线路上Arria V GX 设备的 CPRI MegaCore 功能故障时序 速率超过 3072 Mbps。

解决方法

为了避免此问题,请将以下限制添加到 Quartus® II 项目的 Quartus 设置文件(.qsf):

set_instance_assignment -name GLOBAL_SIGNAL OFF -to *local_reset

set_instance_assignment -name GLOBAL_SIGNAL OFF -to *rx_digitalreset_serdes_txclk_sync2

set_instance_assignment -name GLOBAL_SIGNAL OFF -to *rx_digitalreset_serdes_rxclk_sync2

set_instance_assignment -name GLOBAL_SIGNAL OFF -to "*cpri_sink:ilane_inst[*].cpri_sink_inst|comb~0"

set_instance_assignment -name GLOBAL_SIGNAL OFF -to "*cpri_src:ilane_inst[*].cpri_src_inst|comb~0"

此问题将在 CPRI MegaCore 的未来版本中修复 功能。

相关产品

本文适用于 2 产品

Arria® V FPGA 和 SoC FPGA
Stratix® V FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。