文章 ID: 000082098 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

为什么 BAR0 到 BAR5 的"大小"参数默认设置为 4,在英特尔® Arria® 10 或 英特尔® Cyclone®10 GX Avalon®-MM 接口(适用于 PCI Express* 18.0 版)?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 面向 PCI Express* 的英特尔® Arria® 10 Cyclone® 10 硬核 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 PCI Express* 18.0 版的 英特尔® Arria® 或 英特尔® Cyclone® 10 GX Avalon®-MM 接口出现问题,因此仅读取面向 BAR5 的 BAR0 到 BAR5 的"大小"参数默认设置为 4。

    解决方法

    要解决此问题,将您的设计迁移到英特尔® Arria®或英特尔® Cyclone® PCI Express* 18.1 版的 10 GX Avalon®-MM 接口。

    相关产品

    本文适用于 2 产品

    英特尔® Arria® 10 GX FPGA
    英特尔® Cyclone® 10 GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。