文章 ID: 000081368 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

Quartus II 软件中为 3.3V I/O 存储体报告的 Stratix III 设备的 VCCPD 电压是否正确?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

是的,对于Stratix® III 设备,Quartus® II 设计软件版本 7.2 SP1,以及早期在 Pin-Out 文件(.pin)中错误地将 VCCPD 电压报告为 2.5 V,任何 I/O 组的 VCCIO 设置为 3.3V。

如果 I/O 组的 VCCIO 设置为 3.3 V,则 VCCPD 的要求为 3.3 V。如果 I/O 组的 VCCIO 设置为 3.0 V,则 VCCPD 要求为 3.0 V。如果 I/O 银行的 VCCIO 为 2.5V 或更低,则 VCCPD 要求为 2.5V。

这个问题从 Quartus® II 软件版本 7.2 SP2 开始修复。

相关产品

本文适用于 1 产品

Stratix® III FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。